PCB设计---Orcad网表导入及交互

标签:射频RFPCB
分享到:

作为工程师,首先的输入条件就是原理图,也就是常说的(原理图导出网表文件)网表文件,有硬件工程师会直接把网表发给我们,有的直接给我们dsn文件,要求我们自己导出导入网表,下面简单介绍导出导入网表的整个过程:

第一步:首先确定原理图设计OK,包括PCB封装、位号等规则检查等,先是点击工程名,然后在OrCAD的菜单栏下选择Tools,点击Create Netlist(产生网表),操作如下图:

射频, RF, PCB

第二步:完成上一步之后,会弹出如下对话框,保持默认即可,其中的Create PCB Editor Netlist 要勾选上,这样产生的网表文件,就会保存在原理图的更目录下的Allegro文件夹里,操作如下图:

图片 2

确定之后,会弹出保存网表的文件路径,保持默认点击确定,如果原理图没有问题,会在信息框弹出Done,代表网表导出成功,操作如下图:

射频, RF, PCB

第三步:打开Allegro如件,在Allegro的PCB Editor的菜单下选择File命令,选择Import Logic/Netlist命令,会弹出如下对话框,操作如下图:

图片 4

完成上一步之后,选择网表目录点击之后,选择我们刚才导网表生成的allegro文件,操作如下图:

射频, RF, PCB

目录选择完成之后,几点import,就会显示网表导入情况,完成之后会显示netrev completed successfully,操作如下图:

射频, RF, PCB

第四步:网表导入成功之后,需要把器件放入到设计界面中,在Allegro的PCB Editor的菜单下选择Place命令,点击Quickplace 快速放入命令,会弹出如下对话框,会显示有多少个器件没有按照,然后点击place命令,器件会自动沿着outline摆放,当所有的器件放入成功之后,会显示Quickplace Place Successfully操作如下图:

射频, RF, PCB

在放入器件之前,我们Allegro设计中必须要有一个Outline,因为器件是沿着Outline摆放,如果没有Outline,点击Place时会报错,显示如下:

射频, RF, PCB

第五步:器件放入成功之后,就该布局设计了。如果以上步骤都是OK的,并且要交互的原理图是Allegro导入网表的原理图,那此时点击原理图中的symbol,在Allegro中的器件就会高亮。此时就可以进行布局交互,用于模块或者电源布局等,显示如下:

射频, RF, PCB

如果以上点击原理图中的symbol,在Allegro中的器件就不会高亮,没有反应,那可以检查一下preference中的miscellaneous里面的设置,其中有一个是使能Allegro和OrCAD的选项,需要勾选,操作如下图:

射频, RF, PCB

以上就是对Orcad网表导入及交互的教程,希望对大家有所帮助

继续阅读
PCB设计时元器件的摆放

为使电子获得最佳性能,元器件是电子产品中电路元件和器件的重要保障。即使电路原理图设计正确,但设计不当也会对电子产品的可靠性产生不利影响。因此在设计印制电路板的时候,应注意采用正确的方法,遵守的一般原则,并应符合抗干扰设计的要求件的布局及导线的布设。

串并联LC谐振电路及其应用

LC谐振电路作为最基本的电感电容电路,是各种电子设备中的基本电子组件,尤其是在诸如调谐器、滤波器、混频器和振荡器之类的电路中使用的无线电设备中。

DDS的相位噪声和杂散分析

随着射频技术的发展,很多技术都得到了更多的开发和应用,DDS就是其中用途比较广泛的一个技术。DDS指的是一种由固定频率参考时钟源产生正弦波的数字技术,与传统的频率合成器相比,DDS具有低成本、低功耗、高解析度和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数位化的一个关键技术,参考时钟源的动态性能会直接影响到DDS的输出频谱。

一文详解晶体管开关电路

电子爱好者都知道,晶体管开关电路在现在电路设计中十分常见,同时也是很多电路设计中必不可少的一段电路,经典的74LS、74ALS等集成电路内部采用晶体管开关电路,但只有普通的驱动能力。三极管开关电路分为两大类,一类是经典的TTL三极管开关电路,一类是MOS管开关电路。

WIFI7对个人而言意味着什么,WIFI7是一个花瓶吗?

在几年前,WIFI技术并没有迭代这个概念,毕竟商家开始使用WIFI6这个概念进行营销也是从19年开始学移动通信的4G、5G划分开始的。在如今很多人连WIFI6都没有用上的情况下,横空出世的WIFI7到底是什么?跟之前的WIFI协议比,它又有何优势?普通人真的需要这么多WIFI迭代吗?