充分挖掘 SiC FET 的性能

分享到:

在电源转换这一语境下,性能主要归结为两个互为相关的值:效率和成本。仿真结果和应用实例表明,SiC FET 可以显著提升电源转换器的性能。了解更多。
 
这篇博客文章最初由 United Silicon Carbide (UnitedSiC) 发布,该公司于 2021 年 11 月加入 Qorvo 大家庭。UnitedSiC 是一家领先的碳化硅 (SiC) 功率半导体制造商,它的加入促使 Qorvo 将业务扩展到电动汽车 (EV)、工业电源、电路保护、可再生能源和数据中心电源等快速增长的市场。
 
SiC FET
 
“性能” 是一个很主观的词,它可以有各种不同的衡量方式。不过,在电源转换这一语境下,性能主要归结为两个互为相关的值:效率和成本。众所周知,硅作为一种半导体开关材料,在传导和动态损耗方面都已接近其性能极限。于是,性能更佳的碳化硅和氮化镓宽带隙技术越来越多地进入了人们的考量范围。这些材料具有更好的介质击穿特性,可以打造更薄、掺杂更重、导通电阻更低的阻挡层,同时,更小的晶粒尺寸还可以降低器件电容和动态损耗。虽然与硅相比损耗较低,但实际上,宽带隙器件也有某些方面较差,如 SiC MOSFET 和 GaN HEMT 晶体管通常需要严格控制栅极驱动条件才能实现更优性能。这些器件与硅开关相比还有许多令人头疼的差异,如 SiC MOSFET 栅极阈值的可变性和迟滞,以及 GaN 缺少雪崩额定值。
 
SiC FET
接近理想开关
 
实际开关接近理想开关,却不一定有巨大的飞跃。如果简单的垂直沟槽 SiC JFET 与硅 MOSFET 相结合,可以获得更低的标准化整体损耗、一个简单的非临界栅极驱动和一个有高雪崩和短路额定值的可靠部件。该器件是 SiC FET 共源共栅,如图 1(右)所示,与左侧的 SiC MOSFET 形成对比。SiC MOSFET 中的沟道电阻 Rchannel 被 SiC FET 中低压硅 MOSFET 的电阻所取代,后者的反转层电子迁移率要好得多,因此损耗也更低。SiC FET 的晶粒面积相对较小,尤其是顶部堆叠共封装 Si MOSFET 的情况下。
 
SiC FET
图 1:SiC MOSFET(左)和 SiC FET(右)架构对比
 
在现实生活中,对比性能最好通过 “品质因数” (FoM) 进行,结合考虑特定晶粒尺寸在不同应用中的导电和开关损耗,晶粒尺寸对于每个晶圆的产量和相关成本很重要。图 2 显示了对比可用的 650V SiC MOSFET 与 UnitedSiC 的 750V 第 4 代 SiC FET 之后做出的选择。RDS(ON) xA,即单位面积的导通电阻,是一个关键 FoM,数值低则表明晶粒面积较小,特定损耗性能下每个晶圆的产量较高。另一个 FoM 是 RDS(ON)xEOSS,即导通电阻与输出开关能量的乘积,表征了导电和开关损耗之间的权衡,这在硬开关应用中很重要。FoM RDS(ON)xCOSS (tr) 将导通电阻与跟时间有关的输出电容相关联,表示在高频软开关电路中的相对效率性能。还有一个重要比较是整体二极管的前向压降。在 SiC FET 中,VF 是 Si MOSFET 体二极管压降与第三象限 JFET 电阻压降之和,约为 1 到 1.5V。对于 SiC MOSFET,该参数值可能超过 4V,在电流通过整体二极管换向的应用中,会导致开关死区时间内有显著导电损耗。图中所示的导通电阻相关 FoM 是 25°C 和 125°C 下的值,表明在现实生活条件下,SiC FET 的性能非常出色。
 
SiC FET
图 2:SiC FET 和 SiC MOSFET 的 FoM 比较
 
3.6kW SiC FET 图腾柱 PFC 级
演示工具的峰值效率为 99.3%
 
也许最能证明 SiC FET 性能的情况是在典型应用,即图腾柱 PFC 级中。长期以来,该电路被认为是交流线路整流与功率因数校正结合后的潜在高效解决方案,但是大功率和硅 MOSFET 技术下的硬开关会产生不可接受的动态损耗。SiC FET 解决了这个问题,而且 UnitedSiC 提供的 3.6kW 演示工具表明在 230V 交流电下会达到 99.3% 的峰值效率,这使得 80+ 钛金系统额定效率更容易实现(图 3)。电路“快速支路”的两个 18 毫欧 SiC FET 功耗只有 8W,而硅 MOSFET 用作“慢支路”中的同步交流线路整流器。它们可以被硅二极管取代,让解决方案的成本更低,同时仍实现99% 以上的效率。该图还显示了使用并联的 60 毫欧 SiC FET 实现的结果,或每个快速支路开关使用一个 18 毫欧 SiC FET 实现的结果。
 
SiC FET
图 3:使用 SiC FET 在 3.6kW TPPFC 级实现的效率
 
仿真工具
让 SiC FET 选择变得简单
 
使用 UnitedSiC 的 “FET-Jet” 计算器,可以轻松选择合适的 SiC FET 部件以实现出色性能。它是免费使用的 Web 工具,用户可以从各种整流器、逆变器和隔离和非隔离 DC/DC 拓扑中选择其拟定设计。然后输入工作规格,并从 UnitedSiC 的一系列 SiC FET 和二极管中选择器件。该工具可以立即计算效率、组件损耗以及导电和开关损耗占比、结温上升等。支持并联器件效应,还可以指定实际散热器性能。
 
仿真结果和应用实例表明,SiC FET 可以显著提升电源转换器的性能。我一开始就说过,成本也是一个因素,当考虑系统效应时,SiC FET 也能胜出,其较高的效率和较快的开关速度可以削减散热和磁性组件的尺寸与成本,从而降低系统的整体平衡和拥有成本。
 
文章为原创,转载请注明原网址:https://rf.eefocus.com/article/id-336644
继续阅读
电磁场技术赋能:合路器波束合成技术的创新

合路器波束合成技术主要基于电磁场的相互作用来实现信号的合并。其核心原理在于利用多个信号源的相位和功率信息,通过特定的算法和结构,将多个信号合并成一个输出信号。然而,在这个过程中,由于各种因素的影响,如信号源的噪声、传输过程中的干扰以及合路器本身的非理想特性等,都会引入一定的噪声。

合路器波束合成噪声:优化策略与关键技术解析

降低合路器波束合成噪声的核心在于优化信号处理流程和减少干扰因素。精确校准合路器参数、采用先进数字信号处理技术、优化物理结构和布局是关键方法。此外,多天线技术和波束赋形技术的结合能显著提升信号强度、提高频谱利用率、提升网络容量并减少小区间干扰,从而有效降低噪声。这些技术的应用有助于实现高质量、稳定且广覆盖的通信服务。

噪声:射频工程师的挑战与探索

在射频工程的世界里,噪声是一个不可忽视的存在。它如同一个无形的幽灵,潜藏在射频链路的各个环节中,影响着器件、电路乃至整个系统的性能。作为射频工程师,我们需要深入理解噪声的本质,掌握其规律,并寻找降低噪声干扰的方法。

超宽带技术:重塑无线通信的新纪元

在现代无线通信技术的快速发展中,超宽带(UWB,Ultra Wide Band)技术以其独特的优势崭露头角,成为了引领无线通信新纪元的创新力量。UWB技术通过直接调制具有陡峭上升和下降时间的冲激脉冲,实现了GHz量级的带宽,解决了传统无线技术中传播方面的重大难题。本文将深入探讨UWB技术的原理、优势以及在各个领域的应用前景。

现代工业的“智慧之眼”及其面临的挑战

在现代工业发展的浪潮中,一项名为机器视觉的革新技术正以其独特的魅力崭露头角。根据美国自动成像协会(AIA)的权威定义,机器视觉是一种融合了硬件与软件的组合技术,通过捕捉并处理图像信息,为工业设备提供精确的操作指导。