搜索
查看: 4053|回复: 8

上拉电阻和下拉电阻的选型和计算

[复制链接]

184

主题

371

帖子

2386

积分

金牌会员

Rank: 6Rank: 6

积分
2386
发表于 2015-6-4 17:42:40 | 显示全部楼层 |阅读模式
常见各类技术资料上,有些技术规范写道“无用的管脚不允许悬空状态,必须接上拉或下拉电阻以提供确定的工作状态”。
这个提法基本是对的,但也不全对。下面详细加以说明。

管脚上拉下拉电阻设计出发点有两个:
一个是在正常工作或单一故障状态下,管脚均不应出现不定状态,如接头脱落后导致的管脚悬空;
二是从功耗的角度考虑,就是在长时间的管脚等待状态下,管脚端口的电阻上不应消耗太多电流,尤其是对电池供电设备。

从抗扰的角度,信号端口优选上拉电阻。上拉电阻时,在待机状态下,源端输入常为高阻态,如果没有上拉电阻或下拉电阻,输入导线呈现天线效应,一旦管脚受到辐射干扰,管脚输入状态极容易被感应发生变化。所以,这个电阻是肯定要加的。下一个问题就是加上拉还是下拉。
如果加了下拉,在平常状态下,输入表现为低电平,但辐射干扰进来后,会通过下拉电阻泻放到地,就会发生从Low—High的一个跳变,产生误触发。相当于一个乞丐,你给了他10万元,他的生活方式就会从穷人到富人发生一个改变。
但如果加了上拉电阻,在平常状态下,输入表现为高电平,辐射干扰进来后,如果低也没关系,上拉电阻会将输入端钳位在高电平,如果辐射干扰强,超过了Vcc的电平,导线上的高电平干扰会通过上拉电阻泻放到Vcc上去,无论怎样干扰,都只会发生High—Higher的变化,不会产生误触发。相当于人家本来是一个富豪,你给了他10万元,他的生活方式不会发生任何的改变。
    图1和图2是干扰状态下的电平示意图。图2中的低电平由VL变为VL+ΔV时,产生了从低电平到高电平的跳变,有可能使后级电路误动作的风险。
    下一个问题就是,确定了用上拉电阻后,是不是上拉电阻就可以随便选了呢?答案当然是“no”。(如图3)



    在前极输出高电平时,Vout输出电流,U为高电平。有两种情况:

A、当I0 >= I1 + I2
    这种情况下,RL1和RL2两个负载不会通过R取电流,因此对R阻值大小要求不高,通常4.7 KΩ<R<20 KΩ即可。此时R的主要作用是增加信号可靠性,当Vout连线松动或脱落时,抑制电路产生鞭状天线效应吸收干扰。
B、当I0 < I1 + I2
    I0 +I= I1 + I2
    U=VCC-IR
    U>=VHmin
    由以上三式计算得出,R<=(VCC- VHmin)/I
    其中,I0、I1、I2都是可以从datasheet查到的,I就可以求出来,VHmin也是可以查到的。

    当前极Vout输出低电平时,各管脚均为灌电流,则:
    I’= I1’ + I2’ +I0’
    U’ =VCC-I’ R
    U’ <=VLmax
以上三式可以得出:R>=(VCC- VLmax)/I’

    由以上二式计算出R的上限值和下限值,从中取一个较靠近中间状态的值即可。注意,如果负载的个数大小不定的话,要按照最坏的情况计算,上限值要按负载最多的时候计算,下限值要按负载最少的计算。

    另一种选择方式是基于功耗的考虑。根据电路实际应用时,输出信号状态的频率或时间比选择。若信号Vout长期处于低电平,宜选择下拉电阻;若长期处于高电平,宜选择上拉电阻。为的是静态电流小。
   
    “设计永远是妥协与权衡的艺术”,至于最终选择那种方案,设计师的技术决策还是很重要的。电路设计的魅力也就在于此。
回复

使用道具 举报

0

主题

223

帖子

517

积分

高级会员

Rank: 4

积分
517
发表于 2015-6-12 16:58:45 | 显示全部楼层
不错,谢谢分享
回复 支持 反对

使用道具 举报

6

主题

526

帖子

1688

积分

金牌会员

Rank: 6Rank: 6

积分
1688
发表于 2015-6-13 23:24:27 | 显示全部楼层
实用,精彩,谢谢!
回复 支持 反对

使用道具 举报

0

主题

71

帖子

110

积分

注册会员

Rank: 2

积分
110
发表于 2015-6-30 11:35:30 | 显示全部楼层
分析的太精彩了,顶一个!
回复 支持 反对

使用道具 举报

0

主题

14

帖子

113

积分

注册会员

Rank: 2

积分
113
发表于 2015-7-8 21:56:05 | 显示全部楼层
不错! 有重新 学习了上下啦的作用了
回复 支持 反对

使用道具 举报

1

主题

16

帖子

93

积分

注册会员

Rank: 2

积分
93
发表于 2015-7-13 11:50:30 | 显示全部楼层
1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须使用上拉电阻,以提高输出的高电平值。
3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。
6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰
回复 支持 反对

使用道具 举报

发表于 2015-7-20 13:51:54 | 显示全部楼层
夜空-345953 发表于 2015-7-13 11:50
1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要 ...

感谢!
回复 支持 反对

使用道具 举报

0

主题

6

帖子

45

积分

新手上路

Rank: 1

积分
45
发表于 2015-8-13 17:10:24 | 显示全部楼层
流弊,说的真精彩
回复 支持 反对

使用道具 举报

0

主题

220

帖子

353

积分

中级会员

Rank: 3Rank: 3

积分
353
发表于 2024-4-6 21:55:25 | 显示全部楼层
感谢分享~~~
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /2 下一条

Archiver|手机版|小黑屋|RF技术社区

GMT+8, 2024-4-28 02:06 , Processed in 0.078229 second(s), 9 queries , MemCache On.

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.

快速回复 返回顶部 返回列表