搜索
查看: 1322|回复: 0

[分享] EMC设计指南

[复制链接]

132

主题

289

帖子

557

积分

高级会员

Rank: 4

积分
557
发表于 2021-11-8 15:49:26 | 显示全部楼层 |阅读模式
电路板布局(元件选择和放置)

连接器应位于电路板的一边或一角。

将连接器放在电路板的一边,可以更容易地将它们保持在同一参考电位。这对于不装在屏蔽外壳中的高频元件电路板极为重要。有些设计要求连接器位于电路板的不同侧。在这些情况下,应尽一切努力避免在任何两个连接器之间放置高频电路。

当不可避免地在连接器之间放置高频电路时,通常需要一个金属外壳和对机箱接地的滤波,以防止电路板驱动连接电缆上的共模电流。

笔记:这个不太明白呢,感觉很难实现。两个连接器之间如果不能放高频电路的话,那高频电路放哪?

板上通过连接器与板外设备通信的器件应尽可能靠近该连接器(例如,在2厘米范围内)。
这是保持输入/输出轨迹短的另一种说法。如果输入/输出走线离电路板太远,则更有可能将噪声耦合到电路板上的其他电路或从电路板上的其他电路耦合噪声。

笔记:这容易理解,就是走线要尽量短。

单个设备的片外通信应通过同一连接器。
同一个电缆束中的导线更容易控制共模电流。

不是输入/输出网络的走线应远离输入/输出网络。
让非输入/输出电路远离输入/输出网络是有意义的,因为噪声很容易通过输入/输出耦合到电路板上或电路板外

时钟驱动器应位于时钟振荡器附近。
我们可能会更进一步,说任何专门与另一个组件(如时钟驱动器)通信的组件(如时钟振荡器)都应该靠近该组件;尤其是如果通信是高频信号。
笔记:如果一个器件与另一个器件有高频连接,尽量减少连接线的长度

电路板布局

传播延迟超过其传输信号转换时间一半的走线必须有匹配的终端。


除非上升时间已经尽可能减慢,走线长度已经尽可能缩短,否则不要使用匹配端接。匹配端接是不可取的,因为它们消耗更多的功率,并且更难控制电阻。然而,当跟踪延迟大于转换时间时,它们通常对于信号完整性和电磁兼容性是必要的。

笔记:看信号频率和走线长短喽

所有电源层和走线应在同一层布线。
这几乎总是一个好主意。它确保不同的电压层不会重叠,并有助于将电源总线之间的噪声耦合降至最低。对于正12 v和负12v之类的平面对可能是个例外,通常最好通过在不同层上布相同的平面来保持平衡。

笔记:电源平面重叠,就意味着回流路径重叠,就可能耦合噪声

同一层上的电源层之间必须至少有3毫米的间隙。
3毫米?也许吧。然而,两个电源层之间的间隙确实必须等于或大于电源层和接地层之间的间距。否则,这些平面之间的高频隔离相对较少。

笔记:现在的数字多层板,可能电源层与接地层之间就只有5mil了。

关键网络的布线距离电路板边缘至少应为2X倍,其中X是走线与其返回电流路径之间的距离。
走线距离电路板边缘太近,更容易耦合到外部电缆和其他物体。

高频信号不应在经过板上的输入/输出的组件的下方
这是一个反复出现的主题。“让有噪声的信号和组件远离输入/输出”。

EMC设计指南

高频网络中的过孔数量应该最小化。
不要让你最关键的网做太多的层转换。每次转换都会损失一些能量,并且更难保持对电流返回路径的控制。

笔记:过孔数量确实是越少越好

在带有电源层和接地层的板上,不应使用任何走线连接电源或接地。应使用靠近器件电源或接地焊盘的过孔进行连接。
电源或接地走线占用电路板空间,并增加连接电感。

有源器件上未使用的数字信号输入引脚应连接高电平或低电平(即不要悬空)。

耦合到浮动输入的少量噪声可能会导致输入改变状态。即使该输入的状态被逻辑忽略,一个开关输入也可以触发几十个内部逻辑门的开关。这会给电源总线带来噪音。除非您确定浮动输入不能被耦合噪声切换,否则最好将其连接到高电平或低电平。

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /2 下一条

Archiver|手机版|小黑屋|RF技术社区

GMT+8, 2024-5-8 04:09 , Processed in 0.068977 second(s), 6 queries , MemCache On.

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.

快速回复 返回顶部 返回列表